삼성전자가 업계 최초 12나노급 32Gb(기가비트) DDR5 D램을 개발했다. 32Gb는 D램 단일 칩 기준으로 역대 최대 용량이다.
1983년 64Kb(킬로 비트) D램을 개발한 삼성전자는 2023년 32Gb D램 개발로 40년 만에 D램의 용량을 50만배 늘리는 성과를 거뒀다.
삼성전자는 2023년 5월 12나노급 16Gb DDR5 D램을 양산하는데 이어, 업계 최대 용량인 32Gb DDR5 D램 개발에 성공하며 D램 미세 공정 경쟁에서 기술 리더십을 더욱 공고히 했다.
특히 이번 32Gb 제품은 동일 패키지 사이즈에서 아키텍처 개선을 통해 16Gb D램 대비 2배 용량을 구현해 128GB(기가바이트) 모듈을 TSV 공정 없이 제작할 수 있게 됐다.
* 기존 32Gb 이하 용량으로 128GB 모듈 제작 시 TSV 공정 사용이 필수
* TSV(Through Silicon Via, 실리콘 관통 전극): 칩을 얇게 간 다음, 수백 개의 미세한 구멍을 뚫고, 상단 칩과 하단 칩의 구멍을 수직으로 관통하는 전극을 연결한 첨단 패키징 기술
또한 동일 128GB 모듈 기준, 16Gb D램을 탑재한 모듈 대비 약 10% 소비 전력 개선이 가능해 데이터센터 등 전력 효율을 중요시하는 IT 기업들에게 최적의 솔루션이 될 것으로 기대된다.
삼성전자는 이번 12나노급 32Gb DDR5 D램 개발을 통해 고용량 D램 라인업을 지속 확대해 나갈 계획이다. 또한 AI 시대를 주도할 고용량, 고성능, 저전력 제품들로 글로벌 IT 기업들과 협력해 차세대 D램 시장을 견인해 나갈 예정이다.
삼성전자 메모리사업부 DRAM 개발실장 황상준 부사장은 “이번 12나노급 32Gb D램으로 향후 1TB 모듈까지 구현할 수 있는 솔루션을 확보하게 됐다”며 “삼성전자는 앞으로도 차별화된 공정과 설계 기술력으로 메모리 기술의 한계를 극복해 나갈 것”이라고 밝혔다.
삼성전자는 12나노급 32Gb DDR5 D램을 연내 양산할 계획이다.
도시바, 스위칭 손실 줄이는 4핀 패키지 산업 장비용 3세대 SiC MOSFET 출시 (0) | 2023.09.01 |
---|---|
와탭랩스, 네트워크 성능 모니터링 베타 출시… 네트워크 장애 상황의 성능 분석에 용이 (0) | 2023.09.01 |
어플라이드 머티어리얼즈, 웨이퍼 생산 신규 플랫폼 ‘비스타라’ 발표 (0) | 2023.08.31 |
보쉬, IAA 모빌리티 2023에서 독립형 비디오 인식 소프트웨어 선보여 (0) | 2023.08.30 |
와이즈다임, 이미지 최적화 솔루션 ‘픽셀러스 이미지 슬리머 v1.0’ 새 기능 추가 (0) | 2023.08.29 |